Microchip全球首发3nm PCIe 6.0交换芯片,赋能AI数据中心高速互联
关键词: Microchip Switchtec Gen 6系列 PCIe 6.0交换芯片 3nm制程
10月13日,Microchip(微芯)正式发布了Switchtec Gen 6系列PCIe交换芯片,这是全球首款采用 3 nm制程的PCIe 6.0交换芯片。这一突破性产品不仅在制程技术上实现领先,更在性能、带宽和安全性方面树立了行业新标杆,为人工智能(AI)、高性能计算(HPC)和下一代数据中心的高速互联需求提供了关键支撑。
Switchtec Gen 6系列的核心优势在于其先进的3nm制程与PCIe 6.0协议的深度融合。作为当前最先进的半导体制造工艺之一,3nm技术能够在更小的芯片面积内集成更多晶体管,显著提升能效比与运算密度。与此同时,PCIe 6.0标准将每通道带宽提升至64 GT/s(Giga Transfers per second),相较PCIe 5.0实现翻倍。
旗舰型号的Switchtec Gen 6芯片可提供高达160条PCIe通道,支持20个端口和10个堆栈,通道可灵活分叉为×16或×8模式,满足多样化设备互联需求。这意味着单颗芯片即可实现 CPU、GPU、SoC、AI 加速器和存储设备之间的高速连接,成为数据中心内部“算力高速公路”的核心枢纽。
Microchip介绍,通过充当高性能互连,这些交换机可在服务器机架中的 GPU 之间实现更简单、更直接的接口,这对于减少信号损耗并保持 AI 架构所需的低延迟至关重要。PCIe 6.0 标准还引入了流量控制单元 (FLIT) 模式、轻量级前向纠错 (FEC) 系统和动态资源分配。这些改进使数据传输更加高效可靠,尤其适用于 AI 工作负载中常见的小数据包。这些更新可提高整体吞吐量并降低有效延迟。
Switchtec Gen 6还通过引入PCIe 6.0的FLIT(Flow Control Unit)模式、轻量级前向纠错(FEC) 和动态资源分配等新技术,显著提升了数据传输效率与链路稳定性。
Switchtec 还支持 NTB(非透明桥接)技术,用于连接和隔离多个主机域,并支持多播,以便在单个域内进行一对多数据分发。
在性能之外,Switchtec Gen 6同样注重安全与可靠性。该芯片先进的安全功能包括硬件信任根和安全启动,并采用符合商业国家安全算法套件 (CNSA) 2.0 标准的后量子安全加密技术,可保障数据在传输过程中的长期安全性。
Microchip数据中心解决方案业务部副总裁Brian McCarson表示:“人工智能时代的快速创新正促使数据中心架构摆脱传统设计,转向将组件组织成共享资源池的模式。通过将我们成熟的Switchtec产品线扩展至PCIe 6.0,我们正利用这项技术实现这一转变,该技术可促进关键计算资源之间的直接通信,并提供我们迄今为止生产的最强大、最节能的交换机。”
责编:Jimmy.zhang
